單元串聯(lián)變頻器中多路SPWM的CPLD實(shí)現(xiàn)方法
隨著電子技術(shù)的發(fā)展和ASIC技術(shù)的不斷完善、數(shù)字系統(tǒng)設(shè)計(jì)正朝著速度快、容量大、體積小、重量輕的方向發(fā)展。
可編程邏輯器件CPLD以其可靠性、小功耗和保密性強(qiáng)等特點(diǎn)及其連續(xù)式的內(nèi)部結(jié)構(gòu)、得到了突飛猛進(jìn)的發(fā)展和廣泛的應(yīng)用,用其取代傳統(tǒng)的線路有不可比擬的優(yōu)點(diǎn)、集成度高、分立元件少、靠干擾能力強(qiáng);)線路設(shè)計(jì)簡單方便,用軟件設(shè)計(jì)、可修改性強(qiáng);使用晶振頻率高、易于和高速度的處理器(如DSP)連接、實(shí)現(xiàn)高頻控制系統(tǒng)。
另一方面、在單元串聯(lián)變頻器中、由于采用多單元串聯(lián)的方式、輸出高壓、單元的串聯(lián)(多重化)即使得可改善輸出波形成為可能。同時(shí)也帶來了如何分配各功率單元輸出功率的問題。目前通用的載波垂直移相PWM調(diào)制和載波水平移相PWM調(diào)制技術(shù)均需要控制系統(tǒng)輸出多路移相SPWM波形,控制主回路器件,形成完美的正弦波輸出。
為單元串聯(lián)式變頻器中功率單元主電路圖。
其為一個(gè)三相輸入、單相輸出的交-直-交電壓源型逆變器。為6單元串聯(lián)的主回路拓?fù)洹?/p>
功砝元功弈元局瑜:碩士研究生6單元串聯(lián)的主回路拓?fù)浠鹳Y助:陜西省教育廳產(chǎn)業(yè)化培育項(xiàng)目這樣,所示的變頻器可理解成為一個(gè)合成的:a.《變頻器與軟啟動(dòng)器應(yīng)用200例》您的論文得到兩院院士關(guān)注單元串聯(lián)變頻器中多路SPWM的CPLD實(shí)現(xiàn)生成方法。詳細(xì)的論述了SPWM波生成機(jī)理和試驗(yàn)系統(tǒng)硬件結(jié)構(gòu)。為調(diào)制度a =1時(shí)的A相輸出相電壓波形。所示為調(diào)制度3=1時(shí)的A相輸出相電壓頻譜圖。所示為調(diào)制度d=0.5時(shí)的A相輸出線電壓波形。所示為調(diào)制度3=0.5時(shí)的A相輸出線電壓頻譜圖。所示為調(diào)制度3=0.1時(shí)的A相輸出線電壓波形。所示為調(diào)制度3=0.1時(shí)的A相輸出線電壓頻譜圖。
調(diào)制度3=1時(shí)的A相輸出相電壓波形圖您的論文得到相關(guān)企業(yè)家品評(píng)技術(shù)創(chuàng)新5結(jié)論對(duì)比在三種調(diào)制度下的波形和相應(yīng)頻譜圖??梢园l(fā)現(xiàn)隨著調(diào)制度的降低。線電壓輸出波形的電平數(shù)不斷減少,諧波也相應(yīng)加。3=1.0時(shí),最大諧波幅值為2.4%.3=0.5時(shí),最大諧波幅值為7.5%.3=.i時(shí)最大諧波幅值為65.0%.在不同調(diào)制下,諧波都是主要集中在開關(guān)頻率附近,但是系統(tǒng)的輸出已經(jīng)基本弦波。
實(shí)驗(yàn)表明:該方法可行,運(yùn)行可靠平穩(wěn)。
提交
新大陸自動(dòng)識(shí)別精彩亮相2024華南國際工業(yè)博覽會(huì)
派拓網(wǎng)絡(luò)被Forrester評(píng)為XDR領(lǐng)域領(lǐng)導(dǎo)者
智能工控,存儲(chǔ)強(qiáng)基 | ??低晭砭手黝}演講
展會(huì)|Lubeworks路博流體供料系統(tǒng)精彩亮相AMTS展會(huì)
中國聯(lián)通首個(gè)量子通信產(chǎn)品“量子密信”亮相!